Então

Vamos dar uma margem para: queda de tensão na fonte, queda de tensão nos resistores de emissor e para evitar a região de saturação dos dispositivos de saída:

Isso significa que os transistores de saída tem que suportar de forma segura uma tensão VCEO ≥ 100V, aproximadamente.
Numa fonte simétrica, teríamos para o valor nominal da tensão retificada sem sinal:

Sob o ponto de vista da tensão Vce máxima, o pior caso seria sem carga, com a tensão da rede 10% mais alta e um transformador com tensão em vazio 5% maior que com carga. Teríamos então:

Ainda abaixo, embora bastante próximo do limite de ±50V , 100V total, para Vceomáx ou Vcbmax = 100V.
Para a corrente de pico de saída:

Essa corrente também tem que ser suportada sem esforço pelos dispositivos de saída. Para isso, a máxima corrente de coletor deve atender a:
