Projetando um Estágio Seguidor de Fonte (FET em Dreno Comum)

3. Ganho de tensão do estágio (Av) e resistência de saída Ro

3.1 Conhecida a transcondutância gm, RS e RL:

RO=RS//RL

4. Polarização e Impedância de Entrada

4.1 Polarizando o JFET N

4.1.1 Definida a corrente IDq, será preciso fornecer a tensão VG necessária.

4.1.2 Quando o seguidor de fonte é acoplado diretamente a um estágio amplificador de tensão anterior, é necessário compatibilizar o ponto de operação de ambos os estágios.

4.1.3 Outro método de polarização simplificado é o mesmo usado para polarizar estágios com Fonte Comum, e será sempre usado quando o acoplamento com o estágio anterior ou a fonte de sinal for capacitivo e não direto (Figura 8) ( Ref. [1][2]).

Figura 8

Aqui a tensão VG é determinada por um divisor de tensão formado por dois resistores R1 e R2, ligados à fonte Ebb :

a)

b)

c)

7. Impedância de Entrada do Estágio Seguidor de Fonte

7.1 A impedância de entrada do estágio polarizado pelo divisor de tensão será [1]:

a) Rin=R1*R2/(R1+R2)

b) O capacitor de acoplamento com o estágio anterior, ou a fonte de sinal, Cin, vai ser calculado em função da frequência de corte inferior fL:

c) O capacitor de acoplamento com o estágio seguinte, ou a carga, Cout, vai ser calculado em função da impedância de saída do SE e carga RL.

Não é conveniente usar Cout para determinar a frequência de corte inferior do estágio inteiro a -3dB, fL.

Uma razão é reduzir a queda de tensão sobre Cout, causada por sua impedância. Isso vai reduzir a distorção para sinais grandes.

Portanto, vamos calcular Cout para uma f-3dB = fL/10.

A resistência de saída do SF vai ser:

RO=RL//RS

Deixe um comentário