Tensões e níveis lógicos cada vez menores nos circuitos digitais

Entretanto, se em vez de 9 volts ele optasse por utilizar 12 volts para alimentação passaríamos a ter:

  • Nível Lógico de Entrada ALTO entre 8 e 12 volts.
  • Nível Lógico de Entrada BAIXO entre zero e 4 volts.

Já dá perceber que isso não é muito prático, além do que dificultava a utilização de TTL e CMOS no mesmo projeto.

Novas tensões de alimentação e novos níveis lógicos

A tendência cada vez maior de processar grandes quantidades de informações lógicas em alta velocidade e com baixo consumo de energia vem levando a indústria a trabalhar com tensões cada vez mais baixas e assim, surgiram CIs alimentados por 3,3 volts, 2,5 volts e 1,8 volts.


O gráfico II obtido no boletim de 2022 da Texas Instruments1.8-V Logic for Multiplexers and Signal Switches” mostra estas tendências.

Gráfico II – Novos padrões de níveis lógicos

Observe que na segunda coluna da esquerda para direita temos CMOS alimentados com 5 volts, mas que não os torna diretamente compatíveis com os níveis lógicos dos TTL

Na terceira coluna temos LVTTL que significa Low Voltage TTL e pode ser alimentado com 3,3 volts.

Finalmente na quarta última coluna do gráfico II temos CMOS alimentado com 1,8 volts.