R13 vai introduzir uma limitação bastante abrupta a partir de uma Vce estimada pelas condições normais de operação.
Quando D5 e D6 entram em condução, a corrente de coletor de Q5 aumenta, reduzindo a corrente de coletor de Q6 e limitando a corrente de saída.
Nesse ponto, convém lembrar que a maioria das cargas alimentadas pela fonte não serão resistivas. A consequência disso é que sempre haverá um componente CA superposto à componente CC da corrente consumida pela carga. A forma de onda da corrente vai ter uma ondulação superposta e pode se tornar pulsante, com um alto valor de pico e instantes de valor nulo, ou muito baixo, como nos amplificadores classe B ou AB.
Como o valor de Ilim determinado anteriormente vale para CC, um valor constante, é preciso introduzir uma dependência com o tempo ou frequência no seu valor, para evitar a limitação prematura com correntes pulsantes, que tem um valor de pico muito maior que seu valor médio (CC).
Para isso, vamos introduzir o resistor o capacitor C6, formando um filtro RC em paralelo com a junção base-emissor do transistor Q7.
Como a corrente será pulsante, não podemos usar, por exemplo, o valor da impedância para o sinal de menor frequência presente na corrente, para prever o comportamento da limitação. Teríamos que usar uma Transformada como a de Laplace.
Essa vai ser uma boa hora para usar os programas de simulação de circuitos disponíveis, opção rápida e prática de usar.
E pensar em termos de tempo e não frequência…
O capacitor C6 vai acumular carga durante o tempo de duração dos pulsos de corrente e agir como um capacitor de filtro, para um sinal de corrente formado por pulsos retificados, como os presentes nos estágios de saída classe B ou AB.
Para simular esse comportamento, usamos o LTSpice: